上晶体管(T2)具有连接到输出端子(120)的源极,并且具有连接到轨道(130)的漏极,用于施加高DC电压;具有连接到其的源极的下部晶体管(T1)导轨(140)用于施加低DC电压,并且具有连接到输出端子(120)的漏极;上晶体管控制电路(HS),用于将信号施加到上晶体管(T1)的控制端子并驱动上晶体管(T2);下晶体管控制电路(110),用于通过向下晶体管(T1)的控制端子施加信号来驱动下晶体管(T1),下晶体管控制电路(110)包括第三晶体管(T3)具有连接到输出端子(120)的漏极,并且具有连接到二极管(D1)的阳极,二极管(D1)的阴极连接到晶体管(T1)的控制端子的下部;第四晶体管(T4)的漏极连接到下晶体管(T1)的控制端,并且具有连接的源极以施加低DC电流轨(140)。